ARM Cortex-M3 Manuel d'utilisateur Page 6

  • Télécharger
  • Ajouter à mon manuel
  • Imprimer
  • Page
    / 41
  • Table des matières
  • MARQUE LIVRES
  • Noté. / 5. Basé sur avis des utilisateurs
Vue de la page 5
6
ARMv7M Architecture
No Cache
-
No MMU
Debug is optimized for microcontroller applications
Vector table contains addresses, not instructions
DIV instruction
Interrupts automatically save/restore state
Exceptions programmed in C (No Coprocessor 15
-
All registers are memory
-
mapped)
Interrupt controller is part of Cortex
-
M3 macrocell
Fixed memory map
Bit
-
banding
Non
-
Maskable Interrupt (NMI)
Only one processor status reg
Thumb
-
2 processing core
Mix of 16 and 32 bit instructions for very high code density
Gives complete Thumb compatibility
ARM Cortex
-
M3 Microcontroller
Vue de la page 5
1 2 3 4 5 6 7 8 9 10 11 ... 40 41

Commentaires sur ces manuels

Pas de commentaire